

# Microprocessadores

# Hugo Marcondes hugo.marcondes@ifsc.edu.br

Aula 12

Instituto Federal de Educação, Ciência e Tecnologia de Santa Catarina

#### Interrupções



- Uma interrupção é um sinal responsável por interromper o fluxo de execução de um programa em um microprocessador
  - Associado com eventos assíncronos de entrada/ saída
  - Ou condições de exceção do microprocessador
- O tratamento de interrupções é realizado geralmente por um suporte interno ao microprocessador e em conjunto com um Controlador de Interrupções (IC)

<sup>2</sup> IFSC - Departamento Acadêmico de Eletrônica

### Interrupções



INSTITUTO FEDERAL

- De forma geral, ao ocorrer uma interrupção, o microprocessador deve:
  - Salvar o Program Counter (PC) na pilha. Alguns processadores salvam outros registradores além do PC.
  - Executar um ciclo de reconhecimento da interrupção, de forma a recuperar informações sobre a interrupção ocorrida
  - Desviar o PC para um endereço específico associado a interrupção reconhecida, geralmente uma ISR -Interrupt Service Routine.

3 IFSC - Departamento Acadêmico de Eletrônica





#### Tabela de Interrupções



- O microprocessador deve implementar uma tabela de interrupções, também conhecida como vetor de interrupções.
  - Esta tabela pode conter:
    - Instruções que são executadas
    - Dados que são interpretados como endereços para as rotinas de tratamento de interrupção
- A tabela de interrupções pode estar localizada em um endereço fixo do mapa de memória do processador, ou ser programada.

6 IFSC - Departamento Acadêmico de Eletrônica

# Sensibilidade das Interrupções



- As interrupções podem ser
- Ativas por borda:
  - A interrupção é sinalizada quando ocorre a transição de estado lógico do sinal, podendo ser:
    - Ativa por borda de subida
    - Ativa por borda de descida
- · Ativas por nível
  - A interrupção é sinalizada quando ocorre um estado de ativação no sinal, podendo ser:
    - Ativo em nível baixo
    - Ativo em nível alto
- 7 IFSC Departamento Acadêmico de Eletrônica

#### Interrupções



- A configurabilidade da sensibilidade das interrupções dependem muito do hardware e microprocessador em questão
- Em alguns microprocessadores é possível também estabelecer prioridades no atendimento das interrupções
  - Neste caso, as interrupções também podem ser encadeadas, ou seja, uma interrupção de maior prioridade pode interromper uma de menor prioridade

#### Interrupções no MIPS



- As interrupções na arquitetura MIPS são tratadas pelo Coprocessador O
  - Também conhecido como **System Control Coprocessor**
  - Trata as principais funcionalidades requeridas pelo sistema operacional
  - Possui uma série de registradores para controle destas funcionalidades
- No MARS, apenas os registradores relacionados com as excessões/interrupções estão implementados

<sup>9</sup> IFSC - Departamento Acadêmico de Eletrônica

#### CoprocessadorO



- Os registradores são:
  - \$8 BadVAddr: Endereço da instrução de violação
  - \$12 Status: Possui o bit para a ativação de interrupções
  - \$13 Cause: Indica a fonte de interrupção
  - \$14 Exception Program Counter (EPC) Indica o valor do PC no momento em que a exceção/ interrupção ocorreu

10 IFSC - Departamento Acadêmico de Eletrônica

# Interrupções no MIPS



- Uma vez habilitada, quando uma interrupção ocorre:
  - O PC atual é armazenado no registrador EPC
  - O processador é desviado para o endereço **0x80000180**
  - Neste endereço (que está dentro da área de memória destinada ao SO) deverá conter o tratador de interrupção que deve:
    - Salvar o estado do processador (na pilha)
    - Verificar a origem da interrupção e executar o seu tratador.
    - Retornar ao ponto de parada através do EPC

11 IFSC - Departamento Acadêmico de Eletrônica

#### Registrador "Cause"



INSTITUTO FEDERA

- O registrador \$13 do coprocessador O indica a causa da exceção / interrupção
- Bits 2-6 Código de causa de exceções
- Bits 8-15 Código de interrupções externas.
  - No MARS:
    - O bit 8 representa a interrupção do teclado
    - O bit 9 representa a interrupção do display



### Habilitando Interrupções



- O registrador Status do coprocessador O, tem em seu bit menos significativo, a flag para controle das interrupções
  - Desabilitar as interrupções no coprocessadorO
  - Habilitar as interrupções nos periféricos
  - Habilita as interrupções no coprocessadorO

14 IFSC - Departamento Acadêmico de Eletrônica

# Interrupções do Teclado e Display



 As interrupções do teclado e display são configuradas através do bit 1 do respectivos registradores de controle



#### Vamos praticar



 Modifique o programa que utiliza o teclado / display realizando a programação por "pooling" para utilizar as interrupções.

#### Gerenciamento de Entrada/Saída



- Polling vs Interrupções
- Dispositivos compartilhados entre processos ?
  - Recursos compartilhados
- Uso de interrupções prevê a implementação de buffers circulares para o gerenciamento de dados
  - Problema do produtor x consumidor
- Quais implicações temos em relação a programação de sistemas microprocessados?

17 IFSC - Departamento Acadêmico de Eletrônica

```
Produtor x Consumidor
                                                            INSTITUTO FEDERAL
 Producer:
                                      Consumer:
 shared int counter;
                                      shared int counter;
 shared char buf[N];
                                      shared char buf[N];
 int main()
                                      int main()
    const int n = N:
                                         const int n = N:
    int in = 0;
                                         int out = 0;
    while (1) {
                                         while (1) {
      while (counter == n);
buf[in] = produce();
in = ++in % n;
                                           while (counter == 0);
                                           consume (buf[out]);
out = ++out % n;
      counter++;
                                           counter--;
 }
18 IFSC - Departamento Acadêmico de Eletrônica
```

# Condições de Corrida



```
Producer:
                             Consumer:
  counter++;
                             counter --
                             load R2,[counter]
  load R1,[counter]
  inc
        R1
                             dec
  store R1,[counter]
                             store R2,[counter]
                                   R1 R2 [counter]
0) P: load R1,[counter]
                                         5
1) P: inc
             R1
                                   6
                                      5
2) C: load
             R2,[counter]
                                   6
                                         5
3) C: dec
             R2
                                   6
                                      4
                                         5
                                      4
                                          4
4) C: store R2,[counter]
                                   6
5) P: store R1, [counter]
                                      4
                                         6
19 IFSC - Departamento Acadêmico de Eletrônica
```

#### Tratando condições de corrida



- As regiões críticas devem ser "protegidas", evitando que haja concorrência de acesso aos dados compartilhados
  - Mecanismos de sincronização de processos
  - Travamento das interrupções

20 IFSC - Departamento Acadêmico de Eletrônica

## Gerenciamento de I/O



- Interrupções de modo geral devem ser tratadas da forma mais rápida possível
  - Interrupções não reentrantes
  - Tratar o mínimo possível em estado de interrupção
    - Sinalizar o hardware sobre o tratamento
    - Copiar os dados para buffers de longo prazo
    - Em geral buffers circulares (RingBuffers)

21 IFSC - Departamento Acadêmico de Eletrônica

# RingBuffer



• Buffer de fácil gerenciamento para buffers de leitura/ escrita para processo produtor/consumidor



read\_idx

write(10)
write(15)
read()
write(4)
read()
read()
write(23)
read()

22 IFSC - Departamento Acadêmico de Eletrônica

# RingBuffer



 Implementar as funções para manipulação de um RingBuffer e utilizar o mesmo no exercício de entrada e saída com memória mapeada e interrupções

```
#define MAX_SIZE 16
typedef struct ringbuffer {
    int rd;
    int rd;
    int rd;
} t_ringbuffer * rbuff{
rbuf-size 0;
rbuf->rd 0;
}
bool rbuf-smy(t_ringbuffer * rbuff{
    if (rbuf-size 0;
    rbuf->rd 0;
}
}
bool rbuf_empty(t_ringbuffer * rbuff{
    if (rbuf-size 0) {
        if (rbuf-size 0) {
            return 0;
        }
        else {
            return 0;
        }
}
```

bool rbuf\_full(t\_ringbuffer \* rbuf){
 if (rbuf-ssize = MAX\_SIZE)
 return 1;
 else
 return 1;
 else
 return 0;
}
char read(t\_ringbuffer \* rbuf){
 char top = 0;
 if(!rbuf\_empty(rbuf)){
 rbuf-size-;
 tup = rbuf-sbuffrbuf-srd];
 tup = rbuf-sbuffrbuf-srd];
 return tup;
}
return tup;
}
bool write(t\_ringbuffer \* rbuf, char byte){
 if(!rbuf\_enlt(rbuf)){
 if(!rbuf\_enlt(rbuf)){
 rbuf-ssize+;
 rbuf-ssize+;
 rbuf-ssize+;
 rbuf-srd frbuf-swr + 1) % MAX\_SIZE;
 return 1;
}
return 0;
}

23 IFSC - Departamento Acadêmico de Eletrônica